پیش نویس رسمی PCIe 7.0 بار دیگر پهنای باند را دو برابر می کند

پیش نویس رسمی PCIe 7.0 بار دیگر پهنای باند را دو برابر می کند

پیش‌نویس رسمی PCIe 7.0، پهنای باند را دو برابر می‌کند و هوش داده PlatoBlockchain را دوباره دو برابر می‌کند. جستجوی عمودی Ai.

تحلیل و بررسی مشخصات PCIe 7.0 در مسیر عرضه در سال آینده است و برای بسیاری از دستفروشان تراشه‌های هوش مصنوعی که تلاش می‌کنند محدودیت‌های پارچه‌های شبکه و مش‌های شتاب‌دهنده را پشت سر بگذارند، نمی‌تواند به زودی ارائه شود.

در روز سه شنبه کنسرسیوم PCI SIG که توسعه رابط را هدایت می کند ساطع شده نسخه 0.5 PCIe 7.0 و از آن استقبال کرد به عنوان اولین پیش نویس رسمی مشخصات. طرح اولیه 128GT/s در هر خط توان عملیاتی خام را خواستار شده است، که دوبرابر شدن نسلی را که از استاندارد اتصال قطعات جانبی انتظار داریم ادامه می دهد.

این عملکرد بالاتر تا 512 گیگابایت بر ثانیه پهنای باند دو طرفه را از یک اسلات x16 فعال می کند. این در مقایسه با 256 گیگابایت بر ثانیه است که دستگاه‌های PCIe 6.0 زمانی که اواخر امسال وارد بازار شوند، قادر به افزایش آن خواهند بود.

از دیگر پیشرفت‌های PCIe 7.0 می‌توان به بهینه‌سازی راندمان انرژی، تأخیر و دسترسی اشاره کرد. نکته سوم مهم است زیرا با افزایش ظرفیت پهنای باند، سیگنال های مسافتی که می توانند طی کنند کوتاه تر می شود. Retimer می تواند برای تمیز کردن و گسترش سیگنال استفاده شود، اما آنها تأخیر را اضافه می کنند. به همین دلیل است که ما تمایل داریم حداقل یک زمان‌سنج را در هر شتاب‌دهنده در سیستم‌های GPU مدرن ببینیم.

با این اوصاف، مزیت واقعی مشخصات PCIe 7.0 همچنان پهنای باند است. در حالی که پردازنده‌های برنامه‌ای که از PCIe 6.0 پشتیبانی می‌کنند حتی وارد بازار نشده‌اند، فروشندگان تجهیزات هوش مصنوعی در حال حاضر محدودیت‌های مشخصات فعلی را تحت فشار قرار داده‌اند. یک اسلات PCIe 6.0 x16 پهنای باند کافی برای پشتیبانی از یک NIC 800 گیگابیت بر ثانیه را فراهم می کند.

این یک مشکل برای قلاب‌زنان سخت‌افزار هوش مصنوعی است که سعی می‌کنند سیستم‌های خود را سریع‌تر مقیاس‌بندی کنند. برای مثال، اینتل کل این موضوع را با قرار دادن شبکه اترنت مستقیماً در خود دور زد گائودی شتاب دهنده ها این اتصالات هم برای ارتباطات تراشه به تراشه و هم برای ارتباطات گره به گره استفاده می شود.

در همین حال، انویدیا برای غلبه بر تنگناها و محدودیت‌های خطوط در چیپ‌ست‌های CPU مدرن، سوئیچ‌های PCIe را در کارت‌های شبکه خود قرار داده است. به ما گفته شده که آخرین کارت های ConnectX-8 آن است معرفی در GTC ماه گذشته بیش از 32 خط PCIe 6.0 ارائه خواهد شد. این کار برای جلوگیری از ایجاد تنگنا در ارتباطات بین GPU و بقیه شبکه توسط پردازنده‌های سیستم، که دارای تعداد محدودی خطوط PCIe هستند و هنوز از PCIe 6.0 پشتیبانی نمی‌کنند، انجام شد.

با این حال، انویدیا روی 800G متوقف نمی شود. را معرفی سریال 200G/Deserializers در اواخر سال 2023 در را به سوییچ های 102.4Tb/s که از پورت های 1.6Tb/s پشتیبانی می کنند باز کرد. انویدیا نقشه راه در نظر دارد تجهیزات شبکه ای با این سرعت های 1TE-plus با استفاده از SerDes 200G را از سال 2025 منتشر کند. با این حال، استفاده از آنها به NIC های سریعتر با پهنای باند PCIe بیشتر نیاز دارد.

PCIe 7.0 این کار را انجام می دهد، اما اگر رمپ PCIe 6.0 چیزی به ما بگوید ممکن است به موقع وارد نشود. دو سال از نهایی شدن مشخصات PCIe 6.0 می گذرد و ما تازه شاهد استفاده محصولات از آن هستیم. این نشان می دهد که ممکن است سال 2027 باشد تا اولین کیت PCIe 7.0 به بازار عرضه شود، با فرض اینکه مشخصات رسمی باشد. صادر شده در سال 2025 همانطور که پیش بینی می شد.

در حالی که به نظر می رسد PCIe 7.0 به موقع برای اهداف انویدیا عرضه نمی شود، اما در را به روی برخی از برنامه های کاربردی جالب تر Compute Express Link (CXL) باز خواهد کرد.

کش منسجم بهم پیوسته این فناوری با پلتفرم‌های Epyc نسل چهارم AMD و Sapphire Rapids اینتل در اواخر سال 4 و اوایل سال 2022 وارد شد. تاکنون عمدتاً به ماژول‌های توسعه حافظه از سامسونگ، Astera Labs و Micron محدود شده است.

این ماژول‌ها اجازه می‌دهند تا حافظه DDR اضافی از طریق یک اسلات PCIe اضافه شود، که پروتکل CXL روی آن قرار می‌گیرد. این ماژول ها تقریباً معادل یک هاپ NUMA هستند، اما محدودیت بزرگتر مربوط به پهنای باند حافظه است. فقط یک اسلات PCIe 5.0 x16 ارائه می دهد پهنای باند کافی برای حدود دو خط حافظه DDR5,600 5MT/s.

با این حال، این تنها ترفند مهمانی CXL نیست. CXL 2.0 پشتیبانی از سوئیچینگ را اضافه می کند. یکی از کاربردهای این دستگاه حافظه ای است که به چندین میزبان سرویس می دهد، به نوعی مانند یک سرور ذخیره سازی متصل به شبکه برای DDR. در همین حال، سیستم‌های سازگار با CXL 3.0 پشتیبانی از پارچه‌های سوئیچ را اضافه می‌کنند، که باید به دستگاه‌های جانبی اجازه دهد بدون دخالت پردازنده میزبان با یکدیگر ارتباط برقرار کنند.

همه این ویژگی‌ها از پهنای باند بالاتر PCIe 7.0 بهره زیادی خواهند برد. با این اوصاف، CXL 3.0 و PCIe 7.0 برای جایگزینی پارچه های متصل مانند NVLink انویدیا یا Infinity Fabric AMD که به ترتیب 1.8 ترابایت بر ثانیه و 896 گیگابایت بر ثانیه هستند، کافی نخواهند بود.

برای این منظور، PCI SIG باید بیش از دو برابر کردن پهنای باند نسل در نسل هر سه سال یکبار انجام دهد. در این میان، استارت‌آپ‌های فوتونیک سیلیکونی مانند Lightmatter، Celestial و Ayar Labs در حال تلاش هستند. وسیله جایگزین اتصال قطعات جانبی و چیپلت ها با استفاده از نور در تلاش برای سرعت بیشتر. ®

تمبر زمان:

بیشتر از ثبت نام