Uradni osnutek PCIe 7.0 pristane, znova podvoji pasovno širino

Uradni osnutek PCIe 7.0 pristane, znova podvoji pasovno širino

Uradni osnutek PCIe 7.0 pristane, znova podvoji pasovno širino PlatoBlockchain Data Intelligence. Navpično iskanje. Ai.

Analiza Specifikacija PCIe 7.0 je na dobri poti, da bo izdana naslednje leto in za mnoge trgovce s čipi AI, ki poskušajo premakniti meje omrežnih struktur in pospeševalnih mrež, ne more priti dovolj kmalu.

V torek konzorcij PCI SIG, ki usmerja razvoj vmesnika izpuščena različico 0.5 PCIe 7.0 in pozdravil kot uradni prvi osnutek specifikacije. Načrt zahteva 128GT/s na pas neobdelane prepustnosti, kar je nadaljevanje generacijskega podvajanja, ki smo ga pričakovali od standarda medsebojnega povezovanja perifernih komponent.

Ta večja zmogljivost bo omogočila do 512 GB/s dvosmerne pasovne širine iz reže x16. To je v primerjavi s hitrostjo 256 GB/s, ki jo bodo lahko dosegle naprave PCIe 6.0, ko bodo pozneje v tem letu prišle na trg.

Druge izboljšave, ki prihajajo s PCIe 7.0, vključujejo optimizacije za energetsko učinkovitost, zakasnitev in doseg. Tretja točka je pomembna, ker se z večanjem pasovne širine razdalja, ki jo signali lahko prepotujejo, skrajša. Retimerje je mogoče uporabiti za čiščenje in podaljšanje signala, vendar dodajo zakasnitev. Zato na sodobnih sistemih GPE običajno vidimo vsaj en retimer na pospeševalnik.

Glede na to je resnična prednost specifikacije PCIe 7.0 še vedno pasovna širina. Medtem ko aplikacijski procesorji, ki podpirajo PCIe 6.0, sploh še niso prišli na trg, prodajalci opreme AI že premikajo meje trenutnih specifikacij. Reža PCIe 6.0 x16 zagotavlja ravno dovolj pasovne širine za podporo ene same omrežne kartice 800 Gb/s.

To je težava za proizvajalce strojne opreme AI, ki poskušajo hitreje prilagoditi svoje sisteme. Intel je na primer celotno težavo zaobšel tako, da je omrežje Ethernet vgradil neposredno v svoje Gaudi pospeševalci. Te povezave se uporabljajo za komunikacijo čip-čip in vozlišče-vozlišče.

Nvidia se je medtem lotila pakiranja stikal PCIe v svoje omrežne kartice, da bi premagala ozka grla in omejitve pasov na sodobnih naborih čipov CPE. Povedali so nam najnovejše kartice ConnectX-8 Uvedeno na GTC prejšnji mesec bo vseboval več kot 32 pasov PCIe 6.0. To je bilo storjeno, da bi preprečili, da bi sistemski procesorji, ki imajo omejeno število pasov PCIe in še ne podpirajo PCIe 6.0, zavirali komunikacije med GPE in preostalim omrežjem.

Vendar se Nvidia ne ustavi pri 800G. The Uvedba 200G serializatorjev/deserializatorjev konec leta 2023 je odprl vrata stikalom 102.4 Tb/s, ki podpirajo vrata 1.6 Tb/s. Nvidia načrt načrtuje izdajo omrežne opreme, ki bo zmožna teh hitrosti 1TE-plus z uporabo 200G SerDes z začetkom leta 2025. Vendar pa bodo za njihovo izkoriščanje potrebne hitrejše omrežne kartice z večjo pasovno širino PCIe.

PCIe 7.0 bi bil dober, a če nam rampa PCIe 6.0 kaj pove, morda ne bo prispela pravočasno. Minili sta dve leti, odkar je bila specifikacija PCIe 6.0 dokončana, in šele zdaj opažamo, da jo izdelki izkoriščajo. To nakazuje, da bi lahko minilo leto 2027, preden bo prvi komplet PCIe 7.0 v velikem obsegu prišel na trg, ob predpostavki, da je specifikacija uradno izdano leta 2025, kot je bilo predvideno.

Čeprav se zdi, da PCIe 7.0 ne bo prišel pravočasno za namene Nvidie, bo odprl vrata nekaterim bolj zanimivim aplikacijam Compute Express Link (CXL).

Predpomnilnik koherenten medsebojno povezovanje tehnologija je prispela s platformama Epyc 4. generacije AMD in Intel Sapphire Rapids konec leta 2022 in v začetku leta 2023. Doslej je bila večinoma omejena na module za razširitev pomnilnika Samsung, Astera Labs in Micron.

Ti moduli omogočajo dodajanje dodatnega pomnilnika DDR prek reže PCIe, preko katere se uporablja protokol CXL. Ti moduli imajo približno enakovreden skok NUMA, vendar je večja omejitev povezana s pasovno širino pomnilnika. Samo reža PCIe 5.0 x16 Ponuja dovolj pasovne širine za približno dva pasova pomnilnika DDR5,600 s hitrostjo 5 MT/s.

Vendar to ni edini CXL-jev trik za zabave. CXL 2.0 dodaja podporo za preklapljanje. Ena od aplikacij tega bi bila pomnilniška naprava, ki bi služila več gostiteljem, kot je omrežni strežnik za shranjevanje za DDR. Sistemi, združljivi s CXL 3.0, medtem dodajajo podporo za preklopne strukture, ki bi morale omogočiti medsebojno komunikacijo zunanjih naprav brez vpletenosti gostiteljskega procesorja.

Vse te funkcije bodo imele veliko koristi od večje pasovne širine PCIe 7.0. Glede na to, CXL 3.0 in PCIe 7.0 ne bosta dovolj za zamenjavo povezovalnih tkanin, kot sta Nvidia NVLink ali AMD Infinity Fabric, ki sta zmožni 1.8 TB/s oziroma 896 GB/s, kadar koli.

Za to bo moral PCI SIG narediti več kot le podvojiti pasovno širino gen-on-gen specifikacije vsaka tri leta. Medtem si zagonska podjetja na področju silicijeve fotonike, kot so Lightmatter, Celestial in Ayar Labs, prizadevajo alternativna sredstva medsebojnega povezovanja perifernih naprav in čipletov z uporabo svetlobe v prizadevanju za vedno večjo hitrost. ®

Časovni žig:

Več od Register